防止ESD引起器件閂鎖的電源斷路器
——
作者:Emerson Segura
時間:2005-09-30
來源:電子設計技術
為了在沒有 ESD接地的情況下也能防止昂貴的設備遭受閂鎖故障,可以增加一個如圖顯示的電源斷路電路,防止由ESD引起的閂鎖而造成的損害。正常情況下,易受ESD影響的器件所吸收的電流會在電阻器R6上產生一個小壓降。R4和R5構成的電壓分壓器規定了一個光隔離器IC1 LED端口的復位電流閾值,在正常工作電流消耗下,LED是不亮的。
IC1的輸出控制著加在MOSFET Q1上的柵極偏置,Q1通常是導通的。當出現閂鎖時,電源電流會快速增大一至多個數量級。R6上產生的高電壓降正向偏置IC1的LED ,于是 IC1的光電晶體管導通,從而關斷Q1,直流電源向受 ESD 影響器件的供電被中斷數毫秒。另外,系統的固件設計必須能夠達到允許從電源中斷狀態自動恢復。

下式描述了復位電流閾值與R4和R5值之間的關系:(R4+R5)/R4=(IT
相關推薦
-
| 2009-07-06
-
| 2007-12-16
-
| 2002-12-31
-
| 2002-11-27
-
| 2007-12-11
-
| 2009-07-06
-
-
| 2009-07-06
-
| 2009-07-06
-
| 2015-01-14
-
-
| 2007-12-19
-
| 2007-12-24
-
| 2002-07-15
-
-
| 2009-07-06
-
| 2007-12-20
-
| 2002-08-06
-
-
-
| 2002-08-25


評論