一種高增益低功耗CMOS運算跨導放大器的設計
——
作者:桂林電子科技大學信息與通信學院ASIC研究室
時間:2007-03-12
來源:電子產品世界
摘 要:本文采用套筒式級聯增益自舉電路,設計了一種用于高速、高分辨率ADC的CMOS全差分運算放大器,達到了高增益、低功耗的設計目標。在3.3V電源電壓下,基于TSMC 0.35mm CMOS工藝模型,本設計驅動1pF負載時,相位裕度為65
相關推薦
-
| 2002-08-06
-
| 2014-10-14
-
| 2015-01-14
-
| 2009-07-06
-
| 2002-12-31
-
| 2007-12-11
-
| 2002-08-25
-
| 2007-12-19
-
| 2007-12-20
-
| 2002-11-27
-
| 2009-07-06
-
| 2009-07-06
-
-
-
| 2007-12-16
-
| 2009-07-06
-
| 2009-07-06
-
| 2002-07-15
-
-
-
-
-
-
| 2014-10-14
-
| 2007-12-24
-


評論