欧美激情综合一区二区三区,青柠影院免费观看电视剧高清8,无码人妻精品一区二区蜜桃老年人,亚洲最大成人网站,亚洲中文字幕无码一区在线

新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > 安森美推出0.18微米CMOS工藝技術

安森美推出0.18微米CMOS工藝技術

作者: 時間:2009-10-13 來源:電子產品世界

  全球領先的高性能、高能效硅方案供應商半導體(ON Semiconductor)擴展定制晶圓代工能力,推出新的具價格競爭力、符合業界標準的0.18微米(µm) 工藝技術。

本文引用地址://tjguifa.cn/article/98838.htm

  這ONC18工藝是開發低功率及高集成度數字及混合信號專用集成電路(ASIC)的極佳平臺,用于汽車、工業及醫療應用。基于ONC18工藝的方案將在半導體位于美國俄勒岡州Gresham的8英寸廠制造,因此,預期對于尋求遵從國際武器貿易規章(ITAR)的合作伙伴、在美國國內生產的美國軍事應用設計人員而言,也具備吸引力。

  半導體定制及晶圓代工分部總經理Rick Whitcomb說:“ONC18工藝使汽車、工業、醫療和軍事部門的設計人員可開發集成的低功率數字及混合信號ASIC,既快速又符合高性價比。這工藝的‘在岸’制造屬性尤其適用于美國軍事客戶,同時這工藝的持續開發計劃進一步彰顯安森美半導體致力于定制晶圓代工業務。”

  ONC18工藝適合于要求多達1,000萬門的ASIC,具有4到6層金屬,讓設計人員集成1.8伏(V)內核電壓及1.8 V和3.3 V輸入/輸出(I/O)。混合信號設計用元件包括多種電阻,以及額定值[每平方微米1.0飛(femto,即10-15)法(fF/µm2)]和高量值(2.0 fF/µm2)的可堆疊金屬-絕緣體-金屬(MIM)電容。這基礎工藝支持擴展的模塊化0.18 µm雙極型--DMOS(BCD)工藝,以及高壓工藝路線圖。

  支持安森美半導體這新工藝的設計套件提供全面的I/O及存儲器庫。高密度內核的門密度及功率消耗分別是每平方毫米124,000門(即124 K gates/mm2 )和每門每兆赫茲46微瓦(即46 µW/ MHz/gate),混合信號內核單元的門密度及功率消耗分別是每平方毫米120,000門和每門每兆兆赫28微瓦。存儲器選擇包括1.1兆比特( Mb)同步單端口及512千比特(Kb)雙端口靜態隨機存取存儲器(SRAM),以及1.1 Mb高密度、低泄漏過孔可編程只讀存儲器(ROM)。 ONC18平臺的后續開發將使安森美半導體能夠提供更強的混合信號能力及更高電壓處理選擇。

  新工藝的設計方法兼容于常見的數字及模擬/混合信號計算機輔助設計(CAD)工具,包括Cadence®、Synopsys®及Mentor Graphics®等工具。安森美半導體的專長服務,如用于原型制造的先進裸片接合(stitching)及往復(shuttle)服務,也可用于基于ONC18的設計。

評論


技術專區

關閉