欧美激情综合一区二区三区,青柠影院免费观看电视剧高清8,无码人妻精品一区二区蜜桃老年人,亚洲最大成人网站,亚洲中文字幕无码一区在线

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于LEON3處理器和Speed協處理器的復雜SoC設計實現*

基于LEON3處理器和Speed協處理器的復雜SoC設計實現*

作者:徐欣鋒 中國科學院微電子研究所專用集成電路與系統研究室 時間:2009-05-20 來源:電子產品世界

  利用實現通信

本文引用地址://tjguifa.cn/article/94563.htm

  為了實現可編程,需要將C/C++程序表達的信息經過編譯器、處理器、總線、控制器和必要的HDL代碼,轉化成Speed能夠識別的信息,進入Speed模塊中,如圖2。其中總線是 Core和Speed Core結合的關鍵。

  

 

  圖2 實現軟件可編程的過程

  AHB總線及AHB控制器

  AMBA總線是一種應用廣泛的層次化總線結構,有高速的AHB和低速APB之分,其中AHB是一種流水式高速總線結構,地址和數據總線相互獨立,可掛載16個Master和Slaver設備,常用來組織和連接高性能模塊,如處理器、控制器、等[5~7]。AHB總線的核心是AHB控制器,主要包括仲裁器,譯碼器和多路復用器,其中仲裁器選擇AHB Master,而譯碼器選擇AHB Slave,實現寫數據WDATA和讀數據RDATA分開,如圖3所示。


評論


技術專區

關閉