SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡化ASIC原型驗證過程
——
作者:
時間:2007-02-05
來源:
通過使用最新版 Certify 產品,設計人員不僅可以顯著縮短原型開發時間,而且還能夠大幅提高原型性能。這部分原因應歸功于 Certify 工具增強了其中兩個最強大而獨特的分組功能:快速分組技術 (QPT) 與 Certify 引腳多路復用技術 (CPM)。快速分組技術能夠進行引腳自動分配,并根據關鍵邏輯塊最初的手動布置,自動完成 FPGA 之間其余各
塊的分組。而Certify 引腳多路復用技術則可以在不更改 RTL 代碼的情況下共享 FPGA 器件的 I/O 引腳,從而解決了在對多個 FPGA 的設計進行分組時經常遇到的最大難題之一,即 I/O 引腳不足的問題。借助增強的 CPM 功能,Certify 軟件中的算法現在能夠利用 FPGA 時鐘網絡的詳細信息,從而顯著提高原型的時鐘速度并快速、準確地進行引腳多路復用。除 QPT 與 CPM 增強特性之外,自動化 DesignWare 轉換與自動化門控時鐘轉換功能還使得設計人員無需進行手動更改即可直接使用 ASIC RTL。
Synplicity 國外市場部總監 John Gallagher 說:“根據客戶及原型驗證板合作伙伴的反饋,我們認為使用FPGA 的ASIC原型 驗證設計將大幅增長。我們的 Certify 軟件能夠提供全面的 ASIC 原型驗證解決方案,從而簡化了原型設計過程、節約了寶貴的設計時間與工程設計資源。如果將其與超高性能 Xilinx Virtex-5 器件配合使用,我們相信使用 Certify 軟件的設計人員能夠在更短的時間內、以更快的速度完成 ASIC 原型設計。”
相關推薦
-
| 2009-07-13
-
| 2009-07-06
-
-
| 2002-05-19
-
-
| 2007-11-23
-
| 2009-07-06
-
| 2007-12-04
-
| 2009-04-01
-
| 2009-03-25
-
| 2009-07-06
-
| 2009-07-06
-
| 2002-05-24
-
-
| 2008-06-18
-
| 2007-11-22
-
-
| 2009-07-06
-
| 2009-05-19
-
| 2002-05-14
-
| 2002-05-24
-
-
| 2002-05-25
-
| 2007-11-21
-
| 2007-12-04


評論