欧美激情综合一区二区三区,青柠影院免费观看电视剧高清8,无码人妻精品一区二区蜜桃老年人,亚洲最大成人网站,亚洲中文字幕无码一区在线

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > CADENCE將MATSUSHITA的驗證運行時間縮短到分鐘

CADENCE將MATSUSHITA的驗證運行時間縮短到分鐘

作者:電子設計應用 時間:2003-07-17 來源:電子設計應用
Cadence Design Systems公司(NYSE:CDN)今天宣布該公司由Palladium™驅動的Incisive™加速技術已經使Matsushita Electric Industrial有限公司節省了關鍵的設計時間并大大增強了該公司的復雜、納米級設計的質量。利用該平臺的仿真加速功能,Matsushita把其驗證性能提高了1000倍,從而把驗證測試時間從6周縮短到50分鐘。在充分利用這種生產率提高基礎上,Matsushita能夠運行更多的測試,極大加快了其消費電子應用的上市時間。

Matsushita高級LSI設計技術開發協調部經理Masanobu Mizuno表示:“Cadence Palladium以其多用戶功能和短周轉時間提供了使我們能夠輕松從軟件仿真升級到仿真加速的方法。利用Cadence驗證平臺驗證我們的大型媒體處理器降低了我們的總體驗證時間并提高了我們的設計質量。Palladium編譯時間比上一代CoBALT加速器快了10倍,因此運行時間性能得到了提高。”

更快的驗證、更好的設計質量

“在過去10年,設計團隊不斷報告說功能驗證是他們最大的設計難題 – 通常會消耗掉他們超過一半的時間、精力和資源,”Cadence驗證加速部高級副總裁兼總經理Christopher Tice指出:“除了利用嵌入式軟件驗證大量設計的挑戰之外,Matsushita也面臨著同樣的難題。解決這些問題需要極高的驗證速度和效率。Cadence Incisive驗證平臺以其統一的方法和單核心結構成為實現按需加速和從軟件仿真到加速與硬件仿真平滑升級的唯一平臺。”

Incisive平臺內的Palladium加速與仿真

Palladium在Incisive驗證平臺內提供按需加速功能。Incisive是第一款用于納米級設計的單核心驗證平臺,它支持適用于嵌入式軟件、控制、數據通道以及模擬/混合信號/射頻設計方面的統一驗證方法。其統一的方法有助于降低測試機開發時間、驗證運行時間和調試時間,同時可以把整體驗證縮短50%。這種平臺可內在支持Verilog

評論


技術專區

關閉