基于FPGA的DDS調頻信號的研究與實現
——
作者:石偉 宋躍 李琳
時間:2006-12-04
來源:微計算機信息
直接數字頻率合成器(DDS)技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的DDS芯片,專用DDS芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統的要求差距很大,這時如果用高性能的FPGA器件設計符合自己需要的DDS電路就是一個很好的解決方法,它的可重配置性結構能方便的實現各種復雜的調制功能,具有很好的實用性和靈活性。
2DDS調頻信號發生器框圖設計

3 DDS調制信號發生器FPGA電路設計
圖2給出了DDS調制信號發生器核心單元的FPGA電路設計圖。其設計方案采用ALTERA公司的Cyclone系列EP1C6T144C6芯片,加法器為12位,調制信號波形存儲器為4096
相關推薦
-
-
| 2002-05-24
-
| 2002-05-19
-
| 2009-07-06
-
| 2009-05-19
-
| 2007-11-21
-
-
| 2002-05-24
-
| 2009-04-01
-
| 2007-12-04
-
| 2009-07-13
-
| 2007-11-22
-
-
-
| 2002-05-25
-
-
| 2009-07-06
-
| 2002-05-14
-
| 2007-11-23
-
| 2007-12-04
-
| 2009-07-06
-
| 2009-07-06
-
| 2008-06-18
-
| 2009-03-25
-
| 2009-07-06


評論