欧美激情综合一区二区三区,青柠影院免费观看电视剧高清8,无码人妻精品一区二区蜜桃老年人,亚洲最大成人网站,亚洲中文字幕无码一区在线

新聞中心

EEPW首頁 > 新品快遞 > MIPS與Virage優化內核IP套件提高性能

MIPS與Virage優化內核IP套件提高性能

——
作者: 時間:2006-01-04 來源:
      MS 科技與  Logic宣布聯合推出一個新系列的第一個內核優化  套件(Core-Optimized  Kit)。該套件由專門優化  處理器性能的 Logic Area 、Speed and Power (ASAP) Memory™ 和ASAP Logic™ IP 組成。預期Silicon Aware IP™ 領域的先驅及半導體IP平臺提供商 Logic公司 (納斯達克交易代碼:VIRL)近日宣布聯合推出由 Virage Logic 的面積,速度和功率(ASAP)Memory 存儲器及專用來最大化  處理器性能的 ASAP Logic™半導體 IP 組成的新硬核優化 IP 套件的第一批。該此戰略性的聯盟將有助于令 -Based™ 的系統芯片 (SoCs )的設計者實現顯著的享受額外提升,同時享用更多的設計靈活性的同時深刻體會到顯著增強的性能。 
  第一批個硬內核優化 IP 套件的目標是采用 TSMC 130 nm G 工藝生產的 MIPS32® 24K® 和 24KE™ 系列生產 TSMC 130 毫微米 (nm) G 處理器內的硬核 24KE™ 系列。當采用內核優化 IP 套件時,24K 和 24KE 處理器內核系列的時鐘頻率將超過 440 MHz。該套件包括 和有高速系列產品的 Virage Logic 的 ASAP 存儲器及高速(HS)系列產品的系列和ASAP 邏輯 HS 單元庫產品的硬核優化 IP 套件一起使用,24K 和 24KE 處理器硬核系列的頻率就會超過 440  赫茲。

評論


相關推薦

技術專區

關閉