Lattice可簡化時鐘網絡設計
——
作者:
時間:2005-12-29
來源:
該發生器基于非易失系統內E2CMOS,與該公司第一代ispClock5600器件兼容,但增加了很多新功能,各種參數性能也有了顯著改進。最大壓控振蕩器(VCO)工作頻率已經提升到800MHz。它支持33.33-、100-、133.33-和50MHz時鐘頻率。輸入時鐘頻率范圍已經擴展到5MHz至400MHz,可支持8.192MHz。該器件還具有通用輸出緩存,可為DDRII和QDRII存儲器(高達400MHz)提供時鐘。
相關推薦
-
| 2010-01-13
-
| 2002-05-17
-
| 2007-12-22
-
| 2009-07-06
-
| 2010-01-14
-
| 2007-12-24
-
| 2010-01-13
-
-
| 2007-12-16
-
| 2007-12-24
-
-
| 2009-07-06
-
| 2007-12-25
-
| 2002-05-17
-
| 2002-05-16
-
| 2002-05-17
-
| 2010-01-13
-
| 2010-01-14
-
| 2009-07-06
-
| 2009-07-06
-
-
| 2009-07-06
-
| 2002-05-28
-
-


評論